Aller au menu Aller au contenu
MASTER NANOTECH
Parcours international Nanotech
MASTER NANOTECH
MASTER NANOTECH

> Formation

Conception de circuits numériques - 4PMTDCD2

A+Augmenter la taille du texteA-Réduire la taille du texteImprimer le documentEnvoyer cette page par mail cet article Facebook Twitter Linked In
  • Volumes horaires

    • CM : 16.0
    • TD : 4.0
    • TP : 0
    • Projet : 0
    • Stage : 0
    Crédits ECTS : 2.0

Objectifs

Conception de circuits numériques VLSI en technologie CMOS - de la porte logique au système intégré numérique

Contact Lorena ANGHEL

Contenu

Modèle de circuit synchrone
Technologie CMOS: conception de portes logiques simples en logique CMOS, du transistor MOS aux portes CMOS
Evaluation de performances et de la puissance consommée
Elements séquentiels



Prérequis

Circuits numériques
conception électronique
Architectures de microcontrolleur et de processeurs

Contrôles des connaissances

Semestre 8 - L'examen existe uniquement en anglais 

DS de 2h.
Cette méthode d'évaluation ne sera pas remise en cause dans le cas d'un confinement ou un passage en mode virtuel.



N1=100%*Exam1
N2=100%*Exam2

Informations complémentaires

Semestre 8 - Le cours est donné uniquement en anglais EN

Cursus ingénieur->Filières->Semestre 8

A+Augmenter la taille du texteA-Réduire la taille du texteImprimer le documentEnvoyer cette page par mail cet article Facebook Twitter Linked In

mise à jour le 28 juillet 2023

Université Grenoble Alpes